Hello Guest

Sign In / Register

Welcome,{$name}!

/ Uitloggen
Nederland
EnglishDeutschItaliaFrançais한국의русскийSvenskaNederlandespañolPortuguêspolskiSuomiGaeilgeSlovenskáSlovenijaČeštinaMelayuMagyarországHrvatskaDanskromânescIndonesiaΕλλάδαБългарски езикGalegolietuviųMaoriRepublika e ShqipërisëالعربيةአማርኛAzərbaycanEesti VabariikEuskeraБеларусьLëtzebuergeschAyitiAfrikaansBosnaíslenskaCambodiaမြန်မာМонголулсМакедонскиmalaɡasʲພາສາລາວKurdîსაქართველოIsiXhosaفارسیisiZuluPilipinoසිංහලTürk diliTiếng ViệtहिंदीТоҷикӣاردوภาษาไทยO'zbekKongeriketবাংলা ভাষারChicheŵaSamoaSesothoCрпскиKiswahiliУкраїнаनेपालीעִבְרִיתپښتوКыргыз тилиҚазақшаCatalàCorsaLatviešuHausaગુજરાતીಕನ್ನಡkannaḍaमराठी
Huis > Nieuws > Infineon introduceert configureerbare CARMEL DSP Core voor 3G-toepassingen voor draadloze en breedba

Infineon introduceert configureerbare CARMEL DSP Core voor 3G-toepassingen voor draadloze en breedba

Munchen, Duitsland ?? 27 maart 2000 ?? Als een belangrijke stap in het versterken van zijn positie in 3G (derde generatie) draadloze en breedbandconnectiviteitsproducten, heeft Infineon Technologies vandaag het tweede generatie 16-bit, vast punt CARMEL aangekondigd ?? DSP kern. De 20xx kern heeft PowerPlug ?? versnellers waarmee SoC-ontwikkelaars de instructieset kunnen configureren en de kern kunnen wijzigen. Dientengevolge de PowerPlug ?? een accelerator kan computerintensieve functies implementeren, zoals meerdere datasnelheden en complexe modulatieschema's zonder de energiedissipatie en systeemkosten in gevaar te brengen.

Met Infineon's PowerPlug ?? modules kunnen systeemontwerpers de uitvoering van applicatiespecifieke functies versnellen om de DSP-prestaties te verbeteren door de DSP-kern opnieuw te configureren. De PowerPlug ?? modules zijn nauw gekoppeld aan de CARMEL ?? DSP-kern en worden door de software beschouwd als ingebouwde uitvoereenheden van de DSP-datapad. Hun toevoeging resulteert in schaalbaarheid in hardware en software en optimalisatie van kosten en prestaties.


?? de PowerPlug ?? technologie combineert de prijs / prestatievoordelen van ASIC-ontwerp met de flexibiliteit van een programmeerbare DSP, ?? zei Shaul Berger, vice-president van Infineon Technologies ?? DSP-kernen. ?? CARMEL ?? De schaalbare architectuur van de DSP 20xx core stelt onze klanten in staat kosten-competitieve 3G-draadloze en breedbandproducten sneller op de markt aan te bieden.


De kerninstructieset is een superset van de eerste generatie CARMEL ?? DSP 10xx core, met de CLIW ?? (Configureerbare lange instructieword) architectuur. De CLIW ?? technologie combineert de voordelen van de VLIW's hoge prestaties en flexibele controle en SIMD's (Single Instruction Multiple Data) compacte code en laag vermogen, zonder de bijbehorende straf in codeafmeting en vermogensdissipatie die gewoonlijk worden gevonden in VLIW-architecturen.


De CARMEL ?? DSP 20xx-kern voorziet in eerste instantie in frequenties tot 300 MHz. Via de PowerPlug ?? uitbreidingen, kan de nieuwe core-code-efficiënte DSP MIPS de prestaties van de native core verdubbelen zonder de energiedissipatie in gevaar te brengen. De extra verwerkingskracht die beschikbaar is gemaakt door de PowerPlug ?? technologie voldoet aan de vereisten voor snellere gegevensoverdrachtsnelheden en de convergentie van spraak, gegevens en video over draadloze en breedbandtoepassingen. De CARMEL ?? DSP 20xx core heeft energie-efficiënte DSP MIPS om de levensduur van de batterij te verlengen en ondersteunt geheugenbesparingsmechanismen, waardoor nieuwe gebruikers van mobiele applicaties kunnen profiteren van 3G-services.


De CARMEL ?? DSP 20xx core zal beschikbaar zijn in het vierde kwartaal van 2000.

Voor informatie over Infineon ?? s CARMEL ?? Bezoek aan DSP-architectuur en tools www.infineon.com/dspwww.infineon.com/dsp.